pratica 8 seguenciais

4

Click here to load reader

Upload: glauber-aquino

Post on 11-Aug-2015

74 views

Category:

Documents


0 download

TRANSCRIPT

Page 1: Pratica 8 seguenciais

1

Departamento de Engenharia Elétrica – EESC/USP

SEL 405 – Laboratório de Introdução aos Sistemas Digitais Prof. Dr. Marcelo Andrade da Costa Vieira

PRÁTICA Nº 8

“CIRCUITOS SEQUENCIAIS”

1. Objetivos: • Verificar o funcionamento do Latch RS • Verificar o funcionamento do Flip-Flop JK • Montar contadores síncronos e assíncronos com Flip-Flops JK • Verificar a variação na frequência nos sinais dos contadores 2. Lista de Materiais: CIs: 7402, 7476, 7493 1 Chave H-H 2 Resistores de 1kΩ Painel lógico Observação: informações sobre os CIs se encontram na pasta Componentes

3. Procedimento Experimental: 3.1. Lach RS 3.1.1. Montar um Latch RS utilizando duas portas NOR (7402), conforme a figura abaixo:

3.1.2. Montar a Tabela Verdade desse latch para as condições iniciais Q0 = 0 e Q0 = 1. 3.1.3. Explique porque as entradas S = R = 1 produzem uma saída inválida. 3.1.4. NÃO DESMONTE ESSE CIRCUITO POIS SERÁ UTILIZADO ADIANTE. 3.2. Flip-flop JK 3.2.1. Utilizar o CI 7476 (dois FF JK) e ligar um Flip-flip JK 3.2.2. Montar a Tabela Verdade desse Flip-Flop para as condições iniciais Q0 = 0 e Q0 = 1. 3.2.3. Quais as principais diferenças entre o FF JK e o Latch RS montado no item anterior? 3.2.4. Qual a função dos pinos “Preset” e “Clear”?

Page 2: Pratica 8 seguenciais

2

3.3. Contador assíncrono com Flip-flops JK e eliminador de ruído de chave 3.3.1. Utilizar o CI 7476 (dois FF JK) e montar um contador assíncrono crescente módulo 4. Utilize a

chave externa para simular o sinal de clock e os LEDs para observar a contagem. 3.3.2. Note que a contagem não é sequencial porque existe ruído no pulso de clock. Para evitar que

isso ocorra, monte o eliminador de ruído mostrado na figura abaixo, utilizando o latch RS montado anteriormente no item 3.1. Ligue-o na entrada do clock e verifique se o ruído foi eliminado.

3.3.3. Explique porque o circuito acima eliminou o ruído do clock 3.4. Contador assíncrono com Flip-flops JK e eliminador de ruído de chave 3.4.1. Utilizando o mesmo circuito montado no item anterior, transforme-o em um contador

assíncrono decrescente módulo 4. 3.4.2. Utilizando o mesmo circuito montado no item anterior, transforme-o em um contador síncrono

crescente módulo 4. 3.4.3. NÃO DESMONTE O CIRCUITO ELIMINADOR DE RUÍDO POIS SERÁ UTILIZADO

ADIANTE. 3.5. Contador assíncrono módulo 16, BCD e módulo 5. Divisor de frequência 3.5.1. Utilizando o CI 7493, monte um contador assíncrono crescente módulo 16. Utilize o circuito

eliminador de ruído montado anteriormente e os LEDs para observar a contagem. 3.5.2. Coloque na entrada o clock do painel (1Hz ou 10Hz) e verifique os valores nos LEDs. 3.5.3. Use o osciloscópio e verifique o valor da frequência do sinal na saída mais significativa do

contador. Qual a relação dessa frequência com a frequência do clock de entrada? Qual o valor do ciclo de trabalho (duty cycle) do sinal de saída?

3.5.4. Utilizando o CI 7493, monte um contador assíncrono crescente módulo 10 (contador de

década ou BCD). Coloque na entrada o clock do painel (1Hz ou 10Hz) e verifique os valores nos LEDs. 3.5.5. Use o osciloscópio e verifique o valor da frequência do sinal na saída mais significativa do

contador. Qual a relação dessa frequência com a frequência do clock de entrada? Qual o valor do ciclo de trabalho (duty cycle) do sinal de saída?

3.5.6. Monte um circuito utilizando o CI 7493 para dividir a frequência inicial do clock por 5. Observe

o sinal de entrada e de saída no osciloscópio. Qual o valor do ciclo de trabalho (duty cycle) do sinal de saída?

Page 3: Pratica 8 seguenciais

3

Departamento de Engenharia Elétrica – EESC/USP

SEL 405 – Laboratório de Introdução aos Sistemas Digitais Prof. Dr. Marcelo Andrade da Costa Vieira

FOLHA DE RESPOSTAS - PRÁTICA Nº8

“CIRCUITOS SEQUENCIAIS”

NOMES: NP: NP:

TURMA: DATA:

NOTA:

Page 4: Pratica 8 seguenciais

4