implementación de un combinador radar autor: ing. miguel

21
implementación de un combinador radar en FPGA-SoC Planificación trabajo final Especialización en Sistemas Embebidos Director: Ing. Nicolás Álvarez Autor: Ing. Miguel Enrique del Valle Camino 1

Upload: others

Post on 16-Oct-2021

1 views

Category:

Documents


0 download

TRANSCRIPT

Page 1: implementación de un combinador radar Autor: Ing. Miguel

implementación de un combinador radar

en FPGA-SoCPlanificación trabajo finalEspecialización en Sistemas EmbebidosDirector: Ing. Nicolás ÁlvarezAutor: Ing. Miguel Enrique del Valle Camino

1

Page 2: implementación de un combinador radar Autor: Ing. Miguel

Trabajo final - CESELas estaciones de radar conformadas por un radar primario y otro secundario asociado, necesitan combinar sus blancos detectados para enviar la información a los centros de control.

Se busca un modelo terminado de Procesador Monoradar capaz de combinar los datos extraídos de una estación radar.

Imagen: CAE Oxford Aviation Academy - RADIO NAVIGATION ATPL GROUND TRAINING SERIES 2

Page 3: implementación de un combinador radar Autor: Ing. Miguel

PropuestaIntegrar un procesador monoradar en una tarjeta de desarrollo (propuesta de valor de este proyecto)

➔ Adquisición y filtrado

➔ Procesamiento

➔ Empaquetado y transmisión

3

Page 4: implementación de un combinador radar Autor: Ing. Miguel

FuncionesAdquisición de señales de video y sincronismo, adaptadas, de radar primario y secundario asociado.

Video primario (señal de video unipolar)

Video secundario (tren de pulsos)

Señales de sincronismo (digitales)

4

Page 5: implementación de un combinador radar Autor: Ing. Miguel

FuncionesFiltrado CA-CFAR de video

primario.

5

Page 6: implementación de un combinador radar Autor: Ing. Miguel

FuncionesDetección y procesamiento

primario y secundario

Rango, Azimut y Altura de blancos

Identificación y altitud

Centrado de los blancos

6

Page 7: implementación de un combinador radar Autor: Ing. Miguel

7

El Proyecto reúne:➔ Integración de funciones en ADC-SoC

Adquisición, Filtrado y Detección

➔ Combinación y trackeoBlancos de radar primario y secundario asociado

➔ TransmisiónAsterix 48 por UDP broadcast incluyendo hora de GPS o NTP server

➔ AdministraciónConfiguraciones, calibraciones y BIT

Page 8: implementación de un combinador radar Autor: Ing. Miguel

Principales Interesados

El responsable también es el impulsor

8

Page 9: implementación de un combinador radar Autor: Ing. Miguel

El propósito de este proyecto es implementar un COMBINADOR RADAR, lo que se inserta perfectamente en los objetivos de la organización (FAA), y los objetivos personales de aplicar los conceptos de la CESE.

9

Page 10: implementación de un combinador radar Autor: Ing. Miguel

El alcance➔ Incluye

Desarrollo de software en FPGA-SoC.

Mejoras en filtrado CA-CFAR

Procesamiento monoradar

Prototipo operativo➔ No incluye

Procesamiento multiradar

Mejoras fuera de la tarjeta ADC-SoC

10

Page 11: implementación de un combinador radar Autor: Ing. Miguel

RequerimientosRequerimientos de metodología de trabajo Investigación y desarrollo

Requerimientos funcionalesOperadores

Requerimientos de validación y documentaciónTécnicos

Sólo los requerimientos funcionales serán expuestos a continuación.11

Page 12: implementación de un combinador radar Autor: Ing. Miguel

Requisitos funcionales

Grupo de Requisitos de Combinación y trackeo de datos de radar primario y secundario

asociado

Asociación en la vuelta de antena

Predicción de trayectoria

12

Page 13: implementación de un combinador radar Autor: Ing. Miguel

Requisitos funcionales

Grupo de Requisitos de Detección de Fallas (BIT)

Mensajes de error

(Built In Test)

Acceso local/remoto

13

Page 14: implementación de un combinador radar Autor: Ing. Miguel

Requisitos funcionalesGrupo de requisitos de

Configuración y Calibración

Configuración de filtros y detectores.

Calibración de la posición de los plots

No debe condicionar la operación normal del equipo.

14

Page 15: implementación de un combinador radar Autor: Ing. Miguel

TipLas capacidades de esta tarjeta de desarrollo satisfacen los requerimientos de un extractor y procesador de datos radar.

15

Page 16: implementación de un combinador radar Autor: Ing. Miguel

16

Page 17: implementación de un combinador radar Autor: Ing. Miguel

17

Page 18: implementación de un combinador radar Autor: Ing. Miguel

18

Page 19: implementación de un combinador radar Autor: Ing. Miguel

¿Gestión de la calidad? Verificación previa junto a técnicos y operadores de radar. Validación con pruebas operativas.

TipVerificación con tablas, diagramas, estimaciones y mediciones..

Validación con pruebas unitarias y de sistema durante el desarrollo y en la etapa de aceptación..

19

Page 20: implementación de un combinador radar Autor: Ing. Miguel

El CierreReuniones:

➔ Con responsable técnico¿Nivel de mantenibilidad?

➔ Con responsable operativo¿Nivel de satisfacción?

➔ Con Investigación y Desarrollo.Entrega de prototipo y manuales

➔ Con directivos y juradosExposición oral del trabajo

20

Page 21: implementación de un combinador radar Autor: Ing. Miguel

¿Preguntas?Se ha expuesto el proyecto para la implementación de un modelo terminado de procesador monoradar en FPGA-SoC

Para solicitar más información puede escribir [email protected]

Imagen: CAE Oxford Aviation Academy - RADIO NAVIGATION ATPL GROUND TRAINING SERIES 21