circuitos sequenciais flip-flop rs · •construção de um flip-flop básico com portas nand....
TRANSCRIPT
Circuitos SequenciaisFlip-Flop RS
• Circuitos sequenciais tem suas saídas dependentes dos sinais de entrada, ou estados anteriores que permanecem armazenados
• O Flip-Flop: Dispositivo que possui dois estados estáveis.
Flip-Flop
S(Set)
R(Reset) 𝑸
Q
Entradas Saídas
Circuitos SeqüenciaisFlip-Flop RS Básico
• Flip-Flop Básico com portas OR e Inversores sendo ativados com nível baixo (0).
Aplicações de um FF Básico
• A trepidação de um contato mecânico gera múltiplas transições na tensão
Circuitos SeqüenciaisFlip-Flop RS Básico
• Construção de um Flip-Flop Básico
Flip-Flop
S(Set)
R(Reset) 𝑸
Q
S R Qf
0 0 Qa
0 1 0
1 0 1
1 1 Não permitido
Tabela verdade
Circuitos SeqüenciaisFlip-Flop RS com sinal de clock
• Construção de um Flip-Flop Básico
SCKR
Set
Reset
CK(clock)
𝑸
Q’
S R Qf
0 0 Qa
0 1 0
1 0 1
1 1 Não permitido
Tabela verdade
Circuitos SeqüenciaisFlip-Flop JK
• O FF JK nada mais é que um FF RS realimentado
JCKK
J
K
CK(clock)
𝑸
Q’
Entradas Saídas
Circuitos SeqüenciaisFlip-Flop JK
• O FF JK nada mais é que um FF RS realimentado
JCKK
J
K
CK(clock)
𝑸
Q’
Entradas Saídas
J K Qf
0 0 Qa
0 1 0
1 0 1
1 1 Qa’
Tabela verdade JK
Circuitos SeqüenciaisFlip-Flop JK com PR(Preset) e CLR(Clear)
• Mai duas entradas importantes
CLR PR Qf
0 0 Não permitido
0 1 0
1 0 1
1 1 Funcionamento Normal
Tabela verdade PR e CLR
Circuitos SeqüenciaisFlip-Flop JK com PR(Preset) e CLR(Clear)
• Mai duas entradas importantes
CLR PR Qf
0 0 Não permitido
0 1 0
1 0 1
1 1 Funcionamento Normal
Tabela verdade PR e CLR
JCKK
J
K
CK(clock)
𝑸
Q’
PR ( Preset)
CLR ( Clear)
• O Flip-Flop JK tem uma característica indesejável, quando clock for igual a 1, teremos o circuito funcionando como sendo um circuito combinacional.
• Uma alteração na construção das entradas, faz com que o FLIP-FLOP JK só altere a saída no momento em que o pulso de clock sair do nível 1 para o nível 0.
Flip-Flop JK Mestre Escravo
• O Flip-Flop JK tem uma característica indesejável, quandoo clock for igual a 1, teremos o circuito funcionando como sendo um circuito combinacional.
• Uma alteração na construção das entradas, faz com que o FLIP-FLOP JK só altere a saída no momento em que o pulso de clock sair do nível 1 para o nível 0.
JKCK
J
K
CK(clock)
𝑸
Q’
PR ( Preset)
CLR ( Clear)
K
Circuitos SeqüenciaisFlip-Flop JK Mestre Escravo
• O Flip-Flop JK tem uma característica indesejável, quando clock for igual a 1
Circuitos SeqüenciaisFlip-Flop JK Mestre Escravo
• É o Flip-Flop JK com as entradas curtocircuitadas
Circuitos SeqüenciaisFlip-Flop Tipo T
TCK
T
CK𝑸
Q’
PR ( Preset)
CLR ( Clear)
• O FF tipo D é o Flip-Flop JK com as entradas invertidas
• Principal característica é transferir o dado da entrada D para saída Q(pincipal) e memorizá-a até a chegada de um novo pulso de clock
Circuitos SeqüenciaisFlip-Flop Tipo D
DCK
D
CK(clock)𝑸
Q’
PR ( Preset)
CLR ( Clear)
• O que caracteriza um contador Assíncrono é que o puso de clock só ocorre no primeiro Flip-Flop, o clock dos outros são ligados às saídas dos anteriores
Contadores AssíncronosContator de Pulsos
J K Qf
0 0 Qa
0 1 0
1 0 1
1 1 Qa’
Contatores Síncronos
Qa Qf J K
0 0 0 0
0 0 0 1
0 1 1 0
0 1 1 1
1 0 0 1
1 0 1 1
• O que caracteriza um contador Síncrono é o fato de suas entradas de clock serem comuns, ou seja todos os Flip-Flops recebem o clock ao mesmo tempo.
• Para que haja mudanças de estado nas saídas devemos estudar as entradas J e K dos vários Flip-Flops.
Tabela Verdade do FF JK
Tabela Verdade relacionando os estados de saídas e os de entrada
J K Qf
0 0 Qa
0 1 0
1 0 1
1 1 Qa’
Contatores Síncronos
Qa Qf J K
0 0 0 𝜙
0 1 1 𝜙
1 0 𝜙 1
1 0 𝜙 0
• O que caracteriza um contador Síncrono é o fato de suas entradas de clock serem comuns, ou seja todos os Flip-Flops recebem o clock ao mesmo tempo.
• Para que haja mudanças de estado nas saídas devemos estudar as entradas J e K dos vários Flip-Flops.
Tabela Verdade do FF JKTabela Verdade relacionando os
estados de saídas e os de entrada